会员中心     
首页 > 资料专栏 > 制造 > 研发工艺 > 智能制造 > 使用Cadence布局布线常见问题详解2页

使用Cadence布局布线常见问题详解2页

正品房咨***
V 实名认证
内容提供者
热门搜索
布线
资料大小:164KB(压缩后)
文档格式:WinRAR(2页)
资料语言:中文版/英文版/日文版
解压密码:m448
更新时间:2025/8/9(发布于上海)

类型:积分资料
积分:10分 (VIP无积分限制)
推荐:免费申请

   点此下载 ==>> 点击下载文档


“使用Cadence布局布线常见问题详解2页”第1页图片 图片预览结束,如需查阅完整内容,请下载文档!
文本描述
使用Cadence布局布线常见问题详解
1.怎样建立fl己的元件库?
建立了一个新的projecC?.画原理阁的第一步就是先建立flLi所需要的库,所采用的 工具就是part develope霜先在建立一个存放元件库的B录(如!nylib),然后用写字板打开 cds. lib定义:Define mylib d:\board\mylili3录所在路径).这样就建立了 fl tl的库?在 Concept_HDL 的 component—〉add,点击 search stackoj*以加入该库?
2?保存时Save view和Save all vie以及选择Change directorffl不选择的区别?
建立好一个元件库时,首先要先保存?保存尽S选择save view在concept-HDL中, 我们用鼠标左键茛接点击器件后,便可以对器件的外形尺寸进行修改,这时如果你再进入 part develop供一些修改后,如果选择save all vi会冋到原来的外形尺寸,而选save vie冒 会保留改动后的外形。
3.如何建par_,怎么改变symbol中pin脚的位S?
在 project manag冲 tools/part developfc建(/_,选择库并定义 part name 在 symbol 中 add symbol package中 add package/addpin依次输入 pirt package 中:
a.Name : pifs logical nan^能重貧
b,pin : p仿标号,原理图中backannotatC相应的标号
c,pin type:的类型(i叩ut output等,暂nf忽略)
d,active pin的触发类型high商电甲),low (低电甲) e,nc:填入空脚的标号
f, total此类型的所有pin脚数 g,以卜'暂略 symbol 中:
a, logical nane 对应 package中的 name
b,type 对应 package中的 type
c,positicin pin脚在器件中位S (left,right , top,)bottom
d,pintext pin在器件中显示的name (对应package中的pin但p|*重貧,比如package中
的gndl和gnd2都卩]■设为gnd)
e,active 对应 package中的 active
修改:用part develop^#开要修改的器件,*选择edit/restrict chahfe不选择,则器 件被保护,修改后存盘无效),一般修改: a,package中相应pin的标号和name b,pin的 activ淡型
c,symbol中各pin脚的顒序(pin脚的噸序在第一次存盘后再次打开会被改变,对于较多 pin脚的器件,如232pins修改较繁琐,故尽力保证的一次的成功率。pin脚在器件中的抹 列顒序是报据symbol中的顒序而定,故symbol中pin脚的顾序一定要正确,若有错浠修改, 选中pin按ctr键SI合上K键标对移动pin脚位S?
4.画电原理阁时为什么Save及打包会出错?
当保存时出错,主要原因坷能是:所画的倍号线可能与元件的pin脚重合,或倍号线h 身重合:信号线重?命名;倍号线可能没有命名:在高版本中(版本14.0以上)中,na 所创建的库不能与系统本身带有的库名字相同:建库时.封装原件的管脚个数与原件库的管 脚个数不同。打包时会出错的原因则有可能是所做的封装类型与元件不匹配(如Pin脚的个
1