会员中心     
首页 > 资料专栏 > 营销 > 营销策划 > 竞赛策划 > 大学生电子设计竞赛2007年C题数字存储示波器DOC

大学生电子设计竞赛2007年C题数字存储示波器DOC

北京航运***
V 实名认证
内容提供者
资料大小:564KB(压缩后)
文档格式:DOC(12页)
资料语言:中文版/英文版/日文版
解压密码:m448
更新时间:2023/10/22(发布于北京)

类型:积分资料
积分:10分 (VIP无积分限制)
推荐:免费申请

   点此下载 ==>> 点击下载文档


“大学生电子设计竞赛2007年C题数字存储示波器DOC”第1页图片 图片预览结束,如需查阅完整内容,请下载文档!
文本描述
2007年C题 数字存储示波器 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形 数字存储示波器 ? ? 海军航空工程学院(烟台)史继炎 何高健 刘恒涛 ? 摘要 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形的单次触发、连续触发和存储回放功能,并按要求进行了垂直灵敏度和扫描速度的挡位设置。信号采集时,将外部输入信号经信号调理模块调节到A/D电路输入范围,经A/D转换后送入FPGA内部的双口RAM进行高速缓存,并将结果通过D/A转换送给通用示波器进行显示,完成了对中、低频信号的实时采样和高频信号的等效采样和数据存储回放。经测试,系统整体指标良好,垂直灵敏度和扫描速度等各项指标均达到设计要求。 关键词:FPGA 实时采样等效采样 一、方案选择与论证 数字存储示波器系统由信号调理电路、采样保持电路、触发电路、A/D、D/A、X输出电路、Y输出电路、控制处理器等组成。 方案一:采用80C51单片机为控制核心,其系统框图如图1。对输入信号进行放大或衰减后,用外接触发电路产生触发信号,通过A/D转换将模拟信号转换成数字信号,再通过单片机将数据锁存至外部RAM,然后由单片机控制将数据送至D/A输出。  ? 图1 方案一系统框图 这种方案结构较为简洁,但在满足题目的实时采样频率的要求下,A/D的最高采样速度达1MHz,由普通单片机直接处理这样速率的数据难以胜任,采用高档单片机甚至采用DSP芯片,将大大增加开发